- 1.1.1]--Video0101-數(shù)字信號描述方法
- [1.2.1]--Video0102-數(shù)制
- [1.2.2]--Video0103-二-十進制數(shù)轉(zhuǎn)換
- [1.2.3]--Video0104-其他進制數(shù)轉(zhuǎn)換
- 005 1.3 二進制數(shù)的算術(shù)運算 (1)
- 006 1.3 二進制數(shù)的算術(shù)運算 (2)
- 007 1.3 二進制數(shù)的算術(shù)運算 (3)
- 008 1.3 二進制數(shù)的算術(shù)運算 (4)
- 009 1.4 二進制代碼 (1)
- 010 1.4 二進制代碼 (2)
- 011 1.4 二進制代碼 (3)
- 012 2.1 邏輯代數(shù)簡介
- 013 2.2 邏輯運算和集成邏輯門簡介 (1)
- 014 2.2 邏輯運算和集成邏輯門簡介 (2)
- 015 2.2 邏輯運算和集成邏輯門簡介 (3)
- 016 2.2 邏輯運算和集成邏輯門簡介 (4)
- 017 2.3 邏輯代數(shù)的基本定理和規(guī)則 (1)
- 018 2.3 邏輯代數(shù)的基本定理和規(guī)則 (2)
- 019 2.4 邏輯函數(shù)及其表示方法
- 020 2.5 邏輯函數(shù)的代數(shù)化簡法 (1)
- 021 2.5 邏輯函數(shù)的代數(shù)化簡法 (2)
- 022 2.5 邏輯函數(shù)的代數(shù)化簡法 (3)
- 023 2.6 邏輯函數(shù)的卡諾圖化簡法 (1)
- 024 2.6 邏輯函數(shù)的卡諾圖化簡法 (2)
- 025 2.6 邏輯函數(shù)的卡諾圖化簡法 (3)
- 026 2.6 邏輯函數(shù)的卡諾圖化簡法 (4)
- 027 2.6 邏輯函數(shù)的卡諾圖化簡法 (5)
- 028 2.6 邏輯函數(shù)的卡諾圖化簡法 (6)
- 029 2.7 邏輯門的等效符號及其應用
- 030 3.1 組合邏輯電路的分析
- 031 3.2 組合邏輯電路的設(shè)計 (1)
- 032 3.2 組合邏輯電路的設(shè)計 (2)
- 033 3.3 組合邏輯電路中的競爭冒險
- 034 3.4 編碼器 (1)
- 035 3.4 編碼器 (2)
- 036 3.5 譯碼器 (1)
- 037 3.5 譯碼器 (2)
- 038 3.5 譯碼器 (3)
- 039 3.5 譯碼器 (4)
- 040 3.5 譯碼器 (5)
- 041 3.6 數(shù)據(jù)分配器與數(shù)據(jù)選擇器 (1)
- 042 3.6 數(shù)據(jù)分配器與數(shù)據(jù)選擇器 (2)
- 043 3.6 數(shù)據(jù)分配器與數(shù)據(jù)選擇器 (3)
- 044 3.7 數(shù)值比較器與加法運算電路 (1)
- 045 3.7 數(shù)值比較器與加法運算電路 (2)
- 046 3.7 數(shù)值比較器與加法運算電路 (3)
- 047 3.7 數(shù)值比較器與加法運算電路 (4)
- 048 4.1 概述
- 049 4.2 SR鎖存器 (1)
- 050 4.2 SR鎖存器 (2)
- 051 4.2 SR鎖存器 (3)
- 052 4.2 SR鎖存器 (4)
- 053 4.3 D鎖存器 (1)
- 054 4.3 D鎖存器 (2)
- 055 4.4 主從D觸發(fā)器 (1)
- 056 4.4 主從D觸發(fā)器 (2)
- 057 4.4 主從D觸發(fā)器 (3)
- 058 4.4 主從D觸發(fā)器 (4)
- 059 4.5 維持阻塞D觸發(fā)器
- 060 4.6 觸發(fā)器的邏輯功能 (1)
- 061 4.6 觸發(fā)器的邏輯功能 (2)
- 062 4.6 觸發(fā)器的邏輯功能 (3)
- 063 5.1 時序邏輯電路的基本概念 (1)
- 064 5.1 時序邏輯電路的基本概念 (2)
- 065 5.2 同步時序邏輯電路的分析(1)
- 066 5.2 同步時序邏輯電路的分析 (2)
- 067 5.3 同步時序邏輯電路的設(shè)計 (1)
- 068 5.3 同步時序邏輯電路的設(shè)計 (2)
- 069 5.4 異步時序邏輯電路的分析
- 070 5.5 寄存器和移位寄存器
- 071 5.6 計數(shù)器概念及異步二進制計數(shù)器
- 072 5.7 同步二進制計數(shù)器
- 073 5.8 集成計數(shù)器應用
- 074 5.9 其他計數(shù)器
- 075 6.1 Verilog HDL程序的基本結(jié)構(gòu)(第1~3章學完后,可以先學習6.1~6 (1)
- 076 6.1 Verilog HDL程序的基本結(jié)構(gòu)(第1~3章學完后,可以先學習6.1~6 (2)
- 077 6.2 Verilog HDL基本語法規(guī)則 (1)
- 078 6.2 Verilog HDL基本語法規(guī)則 (2)
- 079 6.3 Verilog HDL結(jié)構(gòu)級建模
- 080 6.4 Verilog HDL數(shù)據(jù)流建模 (1)
- 081 6.4 Verilog HDL數(shù)據(jù)流建模 (2)
- 082 6.5 組合邏輯電路的行為級建模
- 083 6.6 分層次的電路設(shè)計方法
- 084 6.7 D觸發(fā)器與寄存器的行為級建模(第4~5章學完后,再學習6.7~6 (1)
- 085 6.7 D觸發(fā)器與寄存器的行為級建模(第4~5章學完后,再學習6.7~6 (2)
- 086 6.8 計數(shù)器與有限狀態(tài)機的行為級建模 (1)
- 087 6.8 計數(shù)器與有限狀態(tài)機的行為級建模 (2)
- 088 6.9 四位顯示器的動態(tài)掃描控制電路設(shè)計
- 089 6.10 測試代碼的編寫與 ModelSim 功能仿真簡介 (1)
- 090 6.10 測試代碼的編寫與 ModelSim 功能仿真簡介 (2)
- 091 6.10 測試代碼的編寫與 ModelSim 功能仿真簡介 (3)
- 092 6.11 常用的系統(tǒng)任務和系統(tǒng)函數(shù)
- 093 7.1 邏輯門電路簡介
- 094 7.2 MOS管及其開關(guān)特性
- 095 7.3 基本CMOS邏輯門電路 (1)
- 096 7.3 基本CMOS邏輯門電路 (2)
- 097 7.4 CMOS邏輯門電路的不同輸出結(jié)構(gòu)
- 098 7.5 CMOS邏輯門的主要參數(shù)
- 099 7.6 類NMOS和BiCMOS邏輯門
- 100 7.7 BJT開關(guān)電路(選學)
- 101 7.8 TTL反相器(選學)
- 102 7.9 其它TTL門電路(選學)
- 103 7.10 抗飽和TTL門電路(選學)
- 104 7.11 邏輯使用中的幾個實際問題
- 105 8.1 半導體存儲器概述和分類
- 106 8.2 ROM的結(jié)構(gòu)和工作原理
- 107 8.3 可編程ROM簡介
- 108 8.4 ROM應用舉例
- 109 8.5 RAM的結(jié)構(gòu)和工作原理
- 110 8.6 SRAM的讀寫操作定時圖
- 111 8.7 同步SRAM、FIFO存儲器及雙口存儲器簡介
- 112 8.8 存儲容量的擴展、RAM應用舉例及本章小結(jié) (1)
- 113 8.8 存儲容量的擴展、RAM應用舉例及本章小結(jié) (2)
- 114 9.1 可編程邏輯器件概述 (1)
- 115 9.1 可編程邏輯器件概述 (2)
- 116 9.2 可編程邏輯陣列PLA和可編程陣列邏輯PAL
- 117 9.3 通用陣列邏輯器件GAL
- 118 9.4 CPLD基本結(jié)構(gòu)簡介
- 119 9.5 現(xiàn)場可編程門陣列FPGA (1)
- 120 9.5 現(xiàn)場可編程門陣列FPGA (2)
- 121 9.6 可編程邏輯器件開發(fā)過程簡介與本章小結(jié)
- 122 附1 基于Xilinx Vivado軟件的FPGA開發(fā)過程 (1)
- 123 附1 基于Xilinx Vivado軟件的FPGA開發(fā)過程 (2)
- 124 附1 基于Xilinx Vivado軟件的FPGA開發(fā)過程 (3)
- 125 附2 基于IP核的計數(shù)器電路設(shè)計 (1)
- 126 附2 基于IP核的計數(shù)器電路設(shè)計 (2)
- 127 10.1 單穩(wěn)態(tài)觸發(fā)器 (1)
- 128 10.1 單穩(wěn)態(tài)觸發(fā)器 (2)
- 129 10.1 單穩(wěn)態(tài)觸發(fā)器 (3)
- 130 10.2 施密特觸發(fā)器 (1)
- 131 10.2 施密特觸發(fā)器 (2)
- 132 10.2 施密特觸發(fā)器 (3)
- 133 10.3 多諧振蕩器 (1)
- 134 10.3 多諧振蕩器 (2)
- 135 10.3 多諧振蕩器 (3)
- 136 10.4 555定時器及其應用(選學) (1)
- 137 10.4 555定時器及其應用(選學) (2)
- 138 10.4 555定時器及其應用(選學) (3)
- 139 11.1 權(quán)電阻網(wǎng)絡DA轉(zhuǎn)換器
- 140 11.2 倒T形電阻網(wǎng)絡DA轉(zhuǎn)換器
- 141 11.3 DA轉(zhuǎn)換器的輸出方式
- 142 11.4 DA轉(zhuǎn)換器的主要技術(shù)指標
- 143 11.5 AD轉(zhuǎn)換的一般工作過程
- 144 11.6 并行比較型AD轉(zhuǎn)換器
- 145 11.7 逐次比較型AD轉(zhuǎn)換器
- 146 11.8 雙積分式AD轉(zhuǎn)換器
- 147 11.9 AD轉(zhuǎn)換器的主要技術(shù)指標
吉利大學精品課程視頻
《數(shù)字電路與邏輯設(shè)計》是物理、電子類專業(yè)在電子技術(shù)方面入門性質(zhì)的技術(shù)基礎(chǔ)課。數(shù)字電子技術(shù)具有自身的體系,具有很強的實踐性,是各類高等院校相關(guān)專業(yè)招收攻讀碩士學位研究生入學考試的必考專業(yè)課之一。
《數(shù)字電路與邏輯設(shè)計》是研究數(shù)字信號存儲、變換和運算的一門科學。通過本課程的學習,學生們將掌握有關(guān)數(shù)字電子技術(shù)的基礎(chǔ)知識,了解基本單元數(shù)字電路的功能,學會分析和設(shè)計數(shù)字電路系統(tǒng)。從而培養(yǎng)學生們分析問題和解決問題的能力,為以后深入學習相關(guān)領(lǐng)域中的內(nèi)容,以及電子技術(shù)在專業(yè)中的應用夯實基礎(chǔ)。
數(shù)字電子技術(shù)對國民經(jīng)濟各方面的作用至關(guān)重要。隨著高新科技的迅猛發(fā)展,大量的生產(chǎn)實踐和科學技術(shù)領(lǐng)域內(nèi)都存在著許多與數(shù)字電子技術(shù)有關(guān)的問題。其應用極其廣泛,涉及工農(nóng)業(yè)生產(chǎn)、醫(yī)療衛(wèi)生、通訊、科學技術(shù)各領(lǐng)域各方面,如電視信號傳播、無線電通信、光纖通信、軍事雷達、醫(yī)療X射線透視等。所有這些方面均有相應的應用學科,而《數(shù)字電路與邏輯設(shè)計》正是為這樣一些涉及數(shù)字電子技術(shù)的學科提供基礎(chǔ)平臺,是物理學、電子類各學科的基礎(chǔ)課程。
《數(shù)字電路與邏輯設(shè)計》是物理學院本科教學重點建設(shè)的課程之一;本課程擁有一支整體力量強、教學內(nèi)容與研究方向一致的師資隊伍;本課程率先在物理學院專業(yè)主干課程中實現(xiàn)自主教學,經(jīng)過課程組成員深入細致的研究,完成了一套(三本)自編教材——《電子技術(shù)基礎(chǔ)教程(模擬部分)》、《電子技術(shù)基礎(chǔ)教程(數(shù)字部分)》和《電子技術(shù)基礎(chǔ)教程(實驗部分)》,并結(jié)合該課程實踐性強的特點,結(jié)合自編實驗教材,自行研制開發(fā)了“數(shù)字電路實驗箱”,從而實現(xiàn)了理論教學與實踐教學的自主結(jié)合;本課程全面實現(xiàn)用現(xiàn)代教育技術(shù)輔助教學。
《數(shù)字電路邏輯設(shè)計(第2版)》特色:應用性與實踐性。《數(shù)字電路邏輯設(shè)計(第2版)》以培養(yǎng)應用能力為目的,強化基礎(chǔ),精選內(nèi)容,并結(jié)合作者多年的教學與科研經(jīng)歷介紹了大量的實例。《數(shù)字電路邏輯設(shè)計(第2版)》在注重使讀者在數(shù)字電路的基本理論、基本方法、基本技能得到提高的同時,也注重對讀者動手能力、設(shè)計能力、創(chuàng)新能力的培養(yǎng)。先進性。《數(shù)字電路邏輯設(shè)計(第2版)》適應電子信息與通信工程、電子科學與技術(shù)等學科迅猛發(fā)展的形勢,正確處理教材更新的切入點,結(jié)合應用型人才培養(yǎng)目標和教學特點,在內(nèi)容安排上,既對數(shù)字電路的基本理論和經(jīng)典內(nèi)容做了適當介紹,又適時適量地對數(shù)字電子技術(shù)的新成果和電路設(shè)計的新方法進行了介紹。系統(tǒng)性。《數(shù)字電路邏輯設(shè)計(第2版)》既覆蓋了教育部頒布的課程教學基本要求,也符合當前我國高等學校工科教學內(nèi)容與課程體系改革的實際。除了介紹數(shù)字電子的基本內(nèi)容外,還詳細介紹了存儲器、脈沖波形的產(chǎn)生和變換及A/D和D/A的基本原理和實現(xiàn)方法等。對大規(guī)模可編程器件和EDA設(shè)計方法作了重點介紹。保持了數(shù)字電路內(nèi)容的完整性和理論的系統(tǒng)性,可以適合電子信息和電氣信息類多個專業(yè)的學生使用。
